![]()
内容推荐 本书主要介绍数字电路的基本分析方法和设计方法,以及用可编程逻辑器件设计电路的软件平台和硬件描述语言设计方法。主要内容包括数制和码制、逻辑代数基础、逻辑门电路、组合逻辑电路分析与设计、中规模组合逻辑器件应用、触发器、时序逻辑电路的分析与设计、常用时序集成器件、555定时器及多谐振荡器、半导体存储器件和可编程器件、硬件描述语言数模和模数转换。 本书编写语言简练,由浅入深;章节顺序安排合理,大量设计实例可供参考,利于教学和自学。 本书可供高等学校电子信息类各专业作为教材使用,也可供相关的工程技术人员作为参考书使用。 目录 章数制与码制1 1.1概述1 1.2几种常用的数制2 1.2.1十进制2 1.2.2二进制2 1.2.3八进制3 1.2.4十六进制3 1.3不同进制间的转换4 1.3.1二进制数转换十进制数4 1.3.2十进制数转换二进制数4 1.3.3八进制、十六进制与二进制相互转换5 1.4二进制算数运算5 1.4.1二进制算术运算的特点5 1.4.2原码、反码、补码和补码运算7 1.5几种常用的编码8 1.5.1二—十进制编码8 1.5.2可靠性编码9 1.5.3字符代码11 本章小结13 习题13 第2章逻辑代数基础15 2.1逻辑代数中的三种基本运算15 2.1.1逻辑代数中的问题15 2.1.2基本逻辑运算15 2.1.3几种常用的逻辑运算16 2.2逻辑代数基本定律和常用公式18 2.2.1基本定律18 2.2.2常用公式19 2.3逻辑代数中的基本规则20 2.3.1代入规则20 2.3.2反演规则20 2.3.3对偶规则21 2.4逻辑函数及其表示方法22 2.4.1逻辑函数的概念22 2.4.2逻辑函数的表示方法22 2.4.3三种表示方法之间的转换24 2.4.4逻辑函数的标准形式26 2.5逻辑函数的表达式形式及其转化29 2.6逻辑函数的化简31 2.6.1公式化简法31 2.6.2卡诺图化简法33 2.7具有无关项的逻辑函数及其化简37 2.7.1约束项、任意项和逻辑函数式中的无关项37 本章小结38 习题39 第3章门电路43 3.1概述43 3.2半导体管的开关特性43 3.2.1晶体二极管开关特性43 3.2.2晶体三极管开关特性44 3.2.3MOS管开关特性45 3.3分立元件逻辑门电路47 3.3.1与门电路47 3.3.2或门电路47 3.3.3非门电路48 3.3.4与非门电路49 3.3.5或非门电路49 3.4TTL门电路50 3.4.1TTL反相器电路结构及工作原理50 3.4.2TTL的反相器电气特性51 3.4.3其他类型的TTL门电路56 3.4.4TTL电路的改进系列62 3.4.5ECL和I2L63 3.5CMOS门电路64 3.5.1PMOS和NMOS电路64 3.5.2CMOS反相器电路结构及工作原理64 3.5.3CMOS的反相器电气特性66 3.5.4其他类型的CMOS门电路69 3.5.5BiCMOS电路73 3.5.6CMOS逻辑门电路技术参数73 3.6数字集成电路的正确使用74 3.6.1TTL电路的正确使用74 3.6.2CMOS电路的正确使用75 3.7TTL电路与CMOS电路的接口75 3.8门电路带负载时的接口电路77 3.8.1用门电路直接驱动显示器件77 3.8.2机电性负载接口77 本章小结78 习题78 第4章组合逻辑电路85 4.1概述85 4.2组合逻辑电路的分析85 4.3常用的组合逻辑器件87 4.3.1编码器87 4.3.2译码器91 4.3.3数据选择器97 4.3.4加法器99 4.3.5数值比较器104 4.4组合逻辑电路的设计方法106 4.4.1组合逻辑电路的设计方法106 4.4.2用SSI设计组合逻辑电路107 4.4.3用MSI设计组合逻辑电路111 4.5组合逻辑电路中的竞争冒险113 本章小结115 习题116 第5章触发器121 5.1概述121 5.2基本触发器121 5.2.1与非门组成的基本SR触发器121 5.2.2或非门组成的基本SR触发器123 5.3钟控电平触发器124 5.3.1电平触发SR触发器124 5.3.2电平触发D触发器126 5.3.3电平触发JK触发器127 5.3.4电平触发T触发器129 5.3.5电平触发器的空翻现象130 5.4主从触发器130 5.4.1主从SR触发器130 5.4.2主从JK触发器132 5.5边沿触发器134 5.5.1边沿D触发器134 5.5.2对称型维持阻塞型SR触发器135 5.6触发器的动态特性136 5.6.1基本SR触发器(或称锁存器)136 5.6.2同步电平触发SR触发器的动态特性137 5.6.3主从触发器的动态特性137 5.6.4维持阻塞触发器的动态特性139 本章小结141 习题141 第6章时序逻辑电路148 6.1概述148 6.1.1时序逻辑电路的结构148 6.1.2描述时序电路逻辑功能的函数148 6.1.3时序电路的分类149 6.2时序电路的分析方法149 6.2.1同步时序逻辑电路的分析方法149 6.2.2异步时序逻辑电路的分析举例152 6.3常用时序逻辑电路及应用153 6.3.1寄存器与移位寄存器153 6.3.2计数器157 6.3.3常用时序逻辑电路的应用173 6.4时序逻辑电路的设计方法183 6.4.1同步时序逻辑电路的设计方法183 6.4.2时序逻辑电路的自启动设计190 6.5异步时序逻辑电路的设计方法192 本章小结195 习题195 第7章大规模集成电路202 7.1概述202 7.2只读存储器ROM202 7.2.1ROM的结构和工作原理203 7.2.2ROM的分类204 7.2.3ROM的应用206 7.3随机存储器RAM207 7.3.1RAM的结构和原理207 7.3.2RAM的存储单元207 7.3.3集成RAM208 7.4可编程逻辑器件概述209 7.4.1可编程逻辑器件的发展209 7.4.2可编程逻辑器件的分类210 7.4.3实现可编程的基本方法210 7.5简单的可编程逻辑器件214 7.5.1简单可编程逻辑器件的阵列结构特点214 7.5.2通用阵列逻辑器件GAL结构216 7.6复杂的可编程逻辑器件CPLD218 7.7现场可编程门阵列FPGA221 7.7.1FPGA性能及基本结构221 7.7.2嵌入式阵列(EAB)和逻辑阵列块(LAB)223 7.7.3逻辑单元(LE)、快速通道互连及I/O单元(IOE)225 7.8CPLD和FPGA的编程与配置228 7.9数字小系统的设计及实现230 7.9.1数字系统的6个设计层次230 7.9.2应用FPGA/CPLD的EDA开发流程231 本章小结233 习题233 第8章硬件描述语言简介236 8.1硬件描述语言(HDL)概述236 8.2VerilogHDL硬件描述语言程序基本结构236 8.2.1Verilog语言程序的模块237 8.2.2逻辑功能的几种基本描述方法238 8.3VerilogHDL语言要素239 8.3.1标识符240 8.3.2关键字240 8.3.3格式240 8.3.4注释240 8.3.5数字与字符串240 8.3.6数据类型241 8.3.7参数242 8.3.8运算符及表达式243 8.4VerilogHDL语句245 8.4.1赋值语句245 8.4.2条件语句246 8.4.3循环语句247 8.4.4过程语句247 8.5系统任务和系统函数248 8.5.1任务(task)248 8.5.2函数(function)248 8.6用VerilogHDL描述逻辑电路的实例249 本章小结253 习题253 第9章数模与模数转换器255 9.1概述255 9.2D/A转换器255 …… 本章小结 习题 参考文献
|