本书将从实际应用的角度出发,全面系统地介绍Verilog HDL与数字电路设计的相关知识,使读者全面掌握Verilog HDL和具体的数字电路设计方法。本书从结构上可以分为4个部分:Verilog HDL的基本语法知识、常用数字电路设计的Verilog HDL描述、通过具体的实例介绍小型和大型复杂数字电路的设计、对VerilogHDL流行的EDA开发工具进行了简单的介绍。本书全面系统,实用性强,既可以作为高等院校通信与电子类高年级本科生、研究生的教材或教学参考书,同时也可以作为从事各类电子系统设计的科研人员和硬件工程师的应用参考书。
Verilog HDL是一种国际化的硬件描述语言,目前在EDA中已经十分流行,并且成为当今硬件工程师使用的主要硬件描述语言之一。在如今的电子系统设计领域中,Verilog HDL已经成为广大技术人员必须掌握的一种硬件描述语言。
本书将从实际应用的角度出发,全面系统地介绍Verilog HDL与数字电路设计的相关知识,使读者全面掌握’Verilog HDL和具体的数字电路设计方法。本书从结构上可以分为4个部分:第1部分重点介绍Verilog HDL的基本语法知识;第2部分重点介绍常用数字电路设计的Verilog HDL描述;第3部分主要通过具体的实例来介绍小型和大型复杂数字电路的设计,使读者掌握采用Verilog HDL设计实际数字电路的方法和技巧;第4部分对VerilogHDL流行的EDA开发工具进行了简单的介绍。
本书全面系统,实用性强,既可以作为高等院校通信与电子类高年级本科生、研究生的教材或教学参考书,同时也可以作为从事各类电子系统设计的科研人员和硬件工程师的应用参考书。
丛书序
前言
第1章概述
1.1什么是HDL
1.2 Verilog HDL概述
1.2.1什么是Verilog HDL
1.2.2 Verilog HDL的历史
1.3 Verilog HDL与VHDL的比较
1.4 System Verilog
1.5小结
第2章 初识Verilog HDL
2.1自顶向下的设计和自底向上的实现
2.2不同抽象级别的verilg HDL模型
2.3描述数字电路系统的行为
2.4设计数字电路系统
2.5Verilog HDL的基本单元——模块
2.6逻辑功能描述的3种方法
2.6.1用assign描述逻辑功能
2.6.2用always描述逻辑功能
2.6.3利用创建实例来描述逻辑功能
2.6.4多个assign、always和实例间的关系
2.7块语句
2.7.1beginend块
2.7.2forkjoin块
2.8 initial语句
2.9小结
第3章 Verilog HDL基本语法
……