章 FPGA基本情况介绍
1.1 FPGA简史
1.1.1 FPGA与ASIC
1.1.2 FPGA与CPLD
1.1.3 Altera与Xilinx
1.1.4 Verilog与VHDL
1.2 FPGA芯片(Xilinx)介绍
1.2.1 FPGA的基本结构
1.2.2 软核、硬核及固核
1.2.3 7系列FPGA简介
1.3 FPGA的应用领域
1.3.1 机器学习
1.3.2 5G无线
1.3.3 嵌入式视觉
1.3.4 工业物联网
1.3.5 云计算
1.3.6 FPGA硬件加速平台
1.4 总结
第2章 FPGA设计基础知识
2.1 软件下载及安装
2.1.1 ISE下载及安装
2.1.2 ModelSim下载及安装
2.1.3 Vivado下载及安装
2.1.4 ISE关联ModelSim
2.1.5 Vivado关联ModelSim
2.1.6 UE(UltraEdit)的安装和配置
2.2 Verilog基本语法介绍
2.2.1 发展历史
2.2.2 语言设计思路
2.2.3 语言要素
2.2.4 数据类型
2.2.5 流程控制
2.2.6 语言描述方法
2.2.7 逻辑门级描述
2.2.8 晶体管级描述
2.2.9 逻辑综合编辑
2.2.10 可综合代码
2.2.11 不可综合结构类型
2.2.12 不错功能编辑
2.3 FPGA开发流程
2.3.1 设计流程
2.3.2 典型FPGA开发流程与注意事项
2.4 总结
第3章 FPGA初级设计
3.1 呼吸灯设计与实现
3.1.1 需求分析
3.1.2 流程
3.1.3 时序图
3.1.4 时序图寄存器分析
3.1.5 源码展示 3.1.6 仿真文件
3.1.7 仿真结果分析
3.1.8 约束文件
3.1.9 扩展训练
3.2 流水灯设计与实现
3.2.1 需求分析
3.2.2 流程
3.2.3 时序图
3.2.4 时序图寄存器分析
3.2.5 源码展示
3.2.6 仿真文件
3.2.7 仿真结果分析
3.2.8 扩展训练
3.3 按键控制LED设计与实现
3.3.1 需求分析
3.3.2 流程
3.3.3 时序图
3.3.4 时序图寄存器分析
3.3.5 源码展示
3.3.6 仿真文件
3.3.7 仿真结果分析
3.3.8 扩展训练
3.4 自动售货机设计与实现
3.4.1 需求分析
3.4.2 流程
3.4.3 时序图
3.4.4 时序图寄存器分析
3.4.5 源码展示
3.4.6 仿真文件
3.4.7 仿真结果分析
3.4.8 扩展训练
3.5 总结
第4章 FPGA中级设计
4.1 串口通信设计与实现
4.1.1 需求分析
4.1.2 UART协议简介
4.1.3 流程图
4.1.4 源码分析
4.1.5 仿真测试
4.2 VGA设计与实现
4.2.1 需求分析
4.2.2 VGA原理简介
4.2.3 源码展示分析
4.2.4 仿真结果分析
4.2.5 扩展训练
4.3 VGA显示图像
4.3.1 需求分析
4.3.2 流程
4.3.3 时序图
4.3.4 调用RAM模块IP核步骤 4.3.5 扩展训练
4.4 Sobel算子实现
4.4.1 需求分析
4.4.2 Sobel算子详解
4.4.3 Sobel算子流程
4.4.4 Sobel算子时序图
4.4.5 核心代码展示和分析
4.5 总结
第5章 FPGA不错设计
5.1 DDR3理论讲解和实践部分
5.1.1 DDR3工作流程
5.1.2 DDR3的一些基本概念
5.1.3 文档研读
5.1.4 DDR3的IP核测试
5.1.5 总结
5.2 PCI-e理论讲解和实践
5.2.1 理论讲解
5.2.2 扩展和未来方向
5.2.3 硬件协议摘要
5.2.4 RIFFA简介
5.2.5 RIFFA使用之FPGA端
5.2.6 RIFFA使用之PC端
5.3 总结
第6章 FPGA不错综合设计
6.1 System Generator介绍及安装
6.2 System Generator工具的基本使用方法
6.2.1 System Generator中的库
6.2.2 System Generator中的数据类型
6.2.3 System Generator自动代码生成
6.3 System Generator实例
6.3.1 FIR滤波器实例
6.3.2 FFT实例
6.3.3 数字正交解调(DDC)实例
6.4 HLS介绍及安装
6.5 HLS工具的基本使用方法
6.6 HLS实例――基于HLS的Sobel边缘检测
6.6.1 再次出现的Sobel算子
6.6.2 MATLAB仿真实现边缘检测
6.6.3 HLS实现图像边缘检测
6.7 总结