出版者的话
丛书序言
丛书编委会
前言
教学建议
第1章 数字逻辑概论
1.1 概述
1.1.1 数字系统的发展简史
1.1.2 数字系统
1.1.3 模拟信号的数字化处理
1.2 数制系统
1.2.1 数制的基本概念
1.2.2 进位计数制
1.2.3 数制转换
1.2.4 二进制算术运算
1.2.5 十六进制算术运算
1.3 有符号二进制数的编码表示
1.3.1 原码
1.3.2 反码
1.3.3 补码
1.3.4 使用补码进行二进制算术运算
1.4 二进制编码
1.4.1 自然二进制编码的十进制
1.4.2 (加权、自补)二进制编码
1.4.3 余3 BCD码
1.4.4 奇偶校验码
1.4.5 格雷码
1.4.6 汉明校验码
1.4.7 字符编码
1.5 本章小结
1.6 习题
第2章 布尔代数
2.1 逻辑代数基础
2.1.1 逻辑代数的基本概念
2.1.2 基本逻辑运算
2.1.3 IEEE逻辑符号
2.1.4 逻辑代数的公理、定理和规则
2.2 逻辑函数
2.2.1 逻辑函数表达式的基本形式
2.2.2 逻辑函数的标准形式
2.2.3 逻辑函数表达式的转换
2.3 逻辑函数的化简
2.3.1 代数化简法
2.3.2 卡诺图化简法
2.4 本章小结
2.5 习题
第3章 组合逻辑电路
3.1 逻辑门电路
3.1.1 逻辑电平与正、负逻辑
3.1.2 半导体器件的开关特性
3.1.3 TTL与非逻辑门
3.1.4 集电极开路输出门(OC门)和三态输出门(TS门)
3.2 组合逻辑电路的基本概念
3.3 组合逻辑电路的分析
3.3.1 组合逻辑电路的分析方法
3.3.2 组合逻辑电路的分析举例
3.4 组合逻辑电路的设计
3.4.1 组合逻辑电路的设计方法
3.4.2 组合逻辑电路设计举例
3.4.3 含有无关最小项的组合逻辑电路的设计
3.4.4 逻辑函数中反变量的处理
3.4.5 组合逻辑电路的险象
3.5 常用组合逻辑集成电路
3.5.1 译码器
3.5.2 编码器
3.5.3 数据选择器
3.5.4 数据分配器
3.5.5 加法器
3.6 本章小结
3.7 习题
第4章同步时序逻辑电路
4.1 时序逻辑电路的结构模型与分类
4.1.1 结构模型
4.1.2 时序逻辑电路的分类
4.1.3 同步时序逻辑电路的结构模型
4.1.4 同步时序逻辑电路的描述方法
4.2 触发器
4.2.1 R-S触发器
4.2.2 D触发器
4.2.3 J-K触发器
4.2.4 T触发器
4.3 同步时序逻辑电路的分析
4.3.1 同步时序逻辑电路的分析方法
4.3.2 同步时序逻辑电路的分析举例
4.4 同步时序逻辑电路的设计
4.4.1 建立原始状态图和状态表
4.4.2 状态化简
4.4.3 状态编码
4.4.4 确定激励函数和输出函数
4.4.5 同步时序逻辑电路设计举例
4.5 常用中大规模时序逻辑功能电路
4.5.1 集成计数器
4.5.2 集成寄存器
4.6 本章小结
4.7 习题
第5章 异步时序逻辑电路
5.1 异步时序逻辑电路的结构模型
5.2 脉冲异步时序逻辑电路分析和设计
5.2.1 脉冲异步时序逻辑电路的分析
5.2.2 脉冲异步时序逻辑电路的设计
5.3 电平异步时序逻辑电路
5.3.1 电平异步时序逻辑电路的分析
5.3.2 电平异步时序逻辑电路的竞争现象
5.3.3 电平异步时序逻辑电路的设计
5.3.4 电平异步时序逻辑电路设计举例
5.4 本章小结
5.5 习题
第6章 可编程逻辑器件
6.1 可编程只读存储器
6.1.1 半导体存储器的概念
6.1.2 采用ROM阵列图设计组合逻辑电路
6.2 可编程逻辑阵列
6.3 可编程阵列逻辑
6.4 通用阵列逻辑
6.4.1 输出逻辑宏单元
6.4.2 结构控制字
6.4.3 行地址布局
6.5 在系统可编程技术
6.5.1 可编程逻辑器件的器件设计方法
6.5.2 MAX7000S/E可编程逻辑器件
6.6 本章小结
6.7 习题
第7章 数字系统设计基础
7.1 数字系统概述
7.1.1 数字系统基本概念
7.1.2 数字系统设计的一般过程
附录
参考文献