网站首页  软件下载  游戏下载  翻译软件  电子书下载  电影下载  电视剧下载  教程攻略

请输入您要查询的图书:

 

书名 数字逻辑与数字系统(21世纪高等学校规划教材)
分类 教育考试-考试-计算机类
作者 沙丽杰
出版社 中国电力出版社
下载
简介
编辑推荐

沙丽杰主编的《数字逻辑与数字系统》重点讲述数字逻辑电路基本的分析方法和设计方法,侧重数字集成电路的逻辑功能和应用,简化对数字集成门电路内部结构的分析,简化各种可编程器件的内部结构。在编写过程中,力求做到深人浅出、思路清晰、重点突出,反映数字电路技术的新技术、新理念。

教材编写的出发点是面向应用型本科学生,着力培养学生的学习能力、实践能力、创新能力,增强学生在未来人才市场上的竞争力。强调基本知识的覆盖面j降低知识点的深度和广度,便于学生课后复习或自学。本教材包含了与课程相结合的实验及课程设计的内容,在实践环节上,采用最新技术的可编程器件,用VHDL硬件描述语言进行数字电路设计,使学生在掌握新技术巩固理论知识的同时,动手能力、综合能力也得到相应地提高。

内容推荐

沙丽杰主编的《数字逻辑与数字系统》系统地介绍了数字逻辑电路的基本概念、基本分析与设计方法。主要内容包括数字电路基础、逻辑代数基础、逻辑门电路、组合逻辑电路、触发器、时序逻辑电路、可编程逻辑器件、数字系统分析与设计等。为了配合实践教学,还包含有VHDL语言及应用、软件开发工具MAX plus II的使用及实验等内容。

《数字逻辑与数字系统》侧重基本概念、基本方法与实际应用的讲述,着重“厚基础、宽专业、重能力”的编写方针,注重理论教学与实践教学相结合,力图反映数字逻辑电路中的新技术、新理念,以适应数字电路技术快速发展的需要。本书可作为高等院校计算机、自动化和电气信息类有关专业的教材,同时也可供从事电子技术工作的工程技术人员参考。

目录

前言

第1章 数字电路基础

 1.1 数字电路概述

 1.2 数制

1.2.1 进位计数制

1.2.2 十进制

1.2.3 二进制

1.2.4 十六进制

1.2.5 任意进制转换为十进制

1.2.6 十进制转换为其他进制

 1.3 码制

1.3.1 二进制编码

1.3.2 字符编码

1.3.3 奇偶检验码

 小结

 习题1

第2章 逻辑代数基础

 2.1 逻辑代数的基本知识

2.1.1 逻辑代数的基本运算

2.1.2 逻辑代数的基本定律

2.1.3 逻辑代数的基本规则

 2.2 逻辑函数及其描述方法

2.2.1 逻辑函数

2.2.2 逻辑函数的表示方法

2.2.3 逻辑函数的标准形式

 2.3 逻辑函数的化简

2.3.1 公式化简法

2.3.2 卡诺图化简法

 2.4 具有无关项的逻辑函数及其化简

2.4.1 逻辑函数中的无关项

2.4.2 无关项在逻辑函数化简中的应用

 小结

 习题2

第3章 逻辑门电路

 3.1 概述

 3.2 分立元件逻辑门电路

3.2.1 二极管与门电路

3.2.2 二极管或门电路

3.2.3 非门

 3.3 TL集成电路门

3.3.1 TTL与非门

3.3.2 TTL门地外部特性和主要参数

3.3.3 集电极开路门

3.3.4 三态门

 3.4 CMOS门电路

3.4.1 CMOS反相器

3.4.2 传输门

 3.5 集成门电路使用中应注意的问题

3.5.1 TTL逻辑电路的使用

3.5.2 CMOS电路的操作保护措施

3.5.3 CMOS与TTL电路接口

 小结

 习题3

第4章 组合逻辑电路

 4.1 概述

 4.2 组合逻辑电路分析

 4.3 组合逻辑电路的设计

4.3.1 设计步骤

4.3.2 逻辑问题的描述

4.3.3 逻辑函数的变换

4.3.4 多输出函数的逻辑设计

4.3.5 利用任意项的逻辑设计

 4.4 组合逻辑中的竞争冒险

4.4.1 竞争冒险的产生

4.4.2 竞争冒险的消除

 4.5 加法器

4.5.1 1位加法器

4.5.2 多位加法器

4.5.3 加法器应用

 4.6 数值比较器

4.6.1 1位数值比较器

4.6.2 4位数值比较器

4.6.3 集成比较器的应用

 4.7 编码器和译码器

4.7.1 编码器

4.7.2 译码器

4.8 数据选择器与数据分配器

4.8.1 数据选择器

4.8.2 数据分配器

 4.9 奇偶校验器

 小结

 习题4

第5章 触发器

 5.1 概述

 5.2 基本SR触发器

5.2.1 用与非门构成的基本SR触发器

5.2.2 用或非门构成的基本SR触发器

 5.3 钟控触发器

5.3.1 钟控SR触发器

5.3.2 钟控D触发器

 5.4 主从触发器

5.4.1 主从型D触发器

5.4.2 主从型JK触发器

 5.5 边沿触发器

5.5.1 负边沿JK触发器

5.5.2 维持—阻塞D触发器

5.5.3 T触发器

 5.6 集成触发器的参数

 小结

 习题5

第6章 时序逻辑电路

 6.1 概述

6.1.1 时序逻辑电路的描述

6.1.2 时序逻辑电路功能的表示方法

 6.2 时序逻辑电路分析

 6.3 寄存器、锁存器和移位寄存器

6.3.1 寄存器

6.3.2 锁存器

6.3.3 移位寄存器

 6.4 计数器

6.4.1 计数器的分类

6.4.2 同步计数器

6.4.3 异步计数器

6.4.4 中规模集成计数器

 6.5 计数器的应用

 6.6 同步时序电路设计

 小结

 习题6

第7章 可编程逻辑器件

 7.1 存储逻辑

7.1.1 随机存储器

7.1.2 只读存储器

 7.2 可编程逻辑器件

 7.3 PLD的基本概念

7.3.1 PLD的表示方法

7.3.2 PLD的基本结构

 7.4 PLD器件的应用

7.4.1 PROM应用

7.4.2 PLA应用

 小结

 习题7

第8章 数字系统分析与设计

 8.1 数字系统的基本概念

 8.2 数字系统的设计方法

 8.3 数字系统设计的一般过程

 8.4 数字系统的算法描述

8.4.1 ASM图符号

8.4.2 ASM图含义

8.4.3 ASM图的建立

 8.5 数字系统设计实例

8.5.1 设计步骤

8.5.2 数字系统设计举例

 小结

 习题8

第9章 硬件描述语言VHDL

 9.1 VHDL设计描述的基本结构

 9.2 VHDL的语言元素

9.2.1 标识符

9.2.2 VHDL数据对象

9.2.3 VHDL的数据类型

9.2.4 运算符与操作符

 9.3 VHDL的基本描述语句

9.3.1 顺序描述语句

9.3.2 并发描述语句

 9.4 VHDL结构体的三种描述方式

9.4.1 数据流描述方式

9.4.2 结构描述方式

9.4.3 行为描述方式

 9.5 有限状态机的设计

9.5.1 有限状态机概述

9.5.2 有限状态机的设计

 小结

 习题9

第10章 实验开发技术及设计

 10.1 EDA概述

 10.2 MAX+plus II基本操作

10.2.1 MAX+plus II的设计方法

10.2.2 建立文本设计文件(VHDL)

10.2.3 VHDL语言和原理图混合输入方式

 10.3 数字逻辑基础实验

10.3.1 交通控制灯监视电路

10.3.2 三人表决器、全加器

10.3.3 3—8译码器、8路数据选择器

10.3.4 同步十进制计数器

10.3.5 8路脉冲分配器

10.3.6 BCD七段显示译码器

10.3.7 二十四进制计数器

10.3.8 动态扫描数码显示器

 10.4 数字系统综合设计

10.4.1 多功能数字电子钟

10.4.2 交通灯控制器

10.4.3 数字密码锁

10.4.4 智力竞赛抢答器

附录A 常用逻辑符号对照表

参考文献

随便看

 

霍普软件下载网电子书栏目提供海量电子书在线免费阅读及下载。

 

Copyright © 2002-2024 101bt.net All Rights Reserved
更新时间:2025/4/5 18:49:22