网站首页  软件下载  游戏下载  翻译软件  电子书下载  电影下载  电视剧下载  教程攻略

请输入您要查询的图书:

 

书名 Verilog HDL数字系统设计入门与应用实例(电子科学与技术高等学校电子信息类专业系列教材)
分类
作者 王忠礼
出版社 清华大学出版社
下载
简介
内容推荐
王忠礼主编的《Verilog HDL数字系统设计入门与应用实例(电子科学与技术高等学校电子信息类专业系列教材)》系统地介绍了硬件描述语言Verilog HDL以及数字系统设计的相关知识,主要内容包括EDA技术、FPGA/CPLD器件、Verilog HDL基础知识以及设计实例、基于FPGA/CPLD数字系统设计实例。书中各章都配备了思考与练习题。
本书以应用为主,突出实践性,结构严谨,书中的实例新颖、典型。本书适合作为电子信息工程、通信工程、电子信息科学与技术、自动化、电气工程等电子与电气类相关专业本科教材和研究生参考书,同时也可供电路设计和系统开发工程技术人员学习参考。
作者简介
王忠礼,北华大学副教授,从事嵌入式系统与模式识别的教学与研究,在清华大学出版社出版的教材《MATLAB应用技术》发行近3万册,出版其他教材3部,发表科研论文10余篇,主持或参与省级以上科研项目5项,获得专利5项。
目录
第1章 绪论
1.1 EDA技术的发展概况
1.2 设计方法和设计流程
1.2.1 设计方法
1.2.2 设计流程
1.3 主要的EDA开发软件及厂家
1.3.1 主要的EDA厂家
1.3.2 主要的EDA开发软件
思考与练习
第2章 可编程逻辑器件
2.1 可编程器件概述
2.1.1 ASIC及其分类
2.1.2 PLD器件的分类
2.2 简单PLD的基本结构
2.3 CPLD的基本结构及典型器件简介
2.3.1 CPLD的基本结构
2.3.2 典型CPLD器件——MAX7000系列
2.3.3 典型CPLD器件——Max Ⅱ系列
2.3.4 典型CPLD器件——XC9500系列
2.4 FPGA的基本结构及典型器件简介
2.4.1 FPGA的基本结构
2.4.2 典型FPGA器件——Cyclone Ⅱ系列
2.4.3 Altera公司FPGA简介
2.4.4 典型FPGA器件——Spartan-3系列
2.4.5 Xilinx公司FPGA简介
2.5 器件配置与编程
2.5.1 JTAG边界扫描测试
2.5.2 FPGA的编程与配置
2.6 PLD发展趋势
思考与练习
第3章 Quartus Ⅱ开发软件
3.1 概述
3.1.1Quartus Ⅱ 9.1的安装
3.1.2Quartus Ⅱ 9.1的授权许可设置
3.2Quartus Ⅱ 9.1管理器
3.2.1 工作界面
3.2.2 菜单栏
3.3 设计输入
3.3.1 Quartus Ⅱ软件设计流程
3.3.2 创建工程
3.3.3 图形编辑输入
3.3.4 文本编辑输入
3.4 设计处理
3.4.1 编译设置
3.4.2 编译
3.4.3 仿真分析
3.4.4 引脚锁定、设计下载和硬件测试
3.5 时序分析
3.5.1 Classic Timing Analyzer时序约束
3.5.2 TimeQuest Timing Analyzer时序分析
3.6 层次设计
3.6.1 创建底层设计文件
3.6.2 创建图元
3.6.3 创建顶层设计文件
3.7 基于宏功能模块的设计
思考与练习
第4章 ModelSim仿真软件
4.1 概述
4.2ModelSim 6.5使用举例
4.2.1 ModelSim仿真基本步骤
4.2.2 ModelSim与Quartus Ⅱ联合进行功能仿真的基本步骤
4.2.3 ModelSim对Altera器件进行后仿真的基本步骤
思考与练习
第5章 Verilog HDL基本语法
5.1 Verilog HDL概述
5.1.1 Verilog HDL的产生和发展
5.1.2 Verilog HDL的设计流程
5.1.3 Verilog HDL与VHDL的比较
5.2 Verilog HDL模块结构
5.3 Verilog HDL语言要素及数据类型
5.3.1 Verilog HDL语言要素
5.3.2 常量
5.3.3 变量和数据类型
5.3.4 参数
5.3.5 向量
5.3.6 存储器
5.3.7 运算符
5.4 Verilog HDL基本语句
5.4.1 综合性设计语句
5.4.2 时间控制语句
5.4.3 过程语句
5.4.4 块语句
5.4.5 赋值语句
5.4.6 条件语句
5.4.7 循环语句
5.4.8 任务与函数
5.4.9 编译预处理语句
思考与练习
第6章 仿真与测试
6.1 系统任务与系统函数
6.2 用户自定义原语
6.3 测试平台的建立
6.4 仿真设计实例
思考与练习
第7章 描述方式与层次设计
7.1 Verilog HDL的描述方式
7.1.1 结构描述方式
7.1.2 行为描述方式
7.1.3 数据流描述方式
7.1.4 混合描述方式
7.2 进程
7.3 Verilog HDL层次设计
思考与练习
第8章 组合逻辑电路设计
8.1 编码器和译码器
8.1.1 编码器
8.1.2 译码器
8.2 数据选择器
8.3 加法器
8.3.1 半加器
8.3.2 全加器
8.3.3 级联加法器
8.3.4 超前进位加法器
8.4 乘法器
8.4.1 移位相加乘法器
8.4.2 并行乘法器
8.5 其他组合逻辑电路
8.5.1 基本门电路
8.5.2 三态门电路
思考与练习
第9章 时序逻辑电路设计
9.1 触发器
9.1.1 RS触发器
9.1.2 JK触发器
9.1.3 D触发器
9.1.4 T触发器
9.2 锁存器和寄存器
9.2.1 锁存器
9.2.2 寄存器
9.3 移位寄存器
9.3.1 左移移位寄存器
9.3.2 右移移位寄存器
9.4 分频器
9.4.1 偶数分频器
9.4.2 奇数分频器
9.5 计数器
9.5.1 同步计数器
9.5.2 异步计数器
9.5.3 加减计数器
9.6 其他时序逻辑电路
9.6.1 同步器
9.6.2 边沿检测电路
思考与练习
第10章 有限状态机的设计
10.1 有限状态机概述
10.1.1 状态机的分类
10.1.2 有限状态机的状态转换图
10.1.3 有限状态机的设计流程
10.2 有限状态机的设计要点
10.3 有限状态机设计实例
10.3.1 摩尔型状态机
10.3.2 米里型状态机
10.3.3 有限状态机的描述方式
思考与练习
第11章 数字系统设计实例
11.1 数字跑表的设计
11.2 交通灯控制器的设计
11.3 自动售货机的设计
11.4 ADC0809采样控制模块的设计
11.5 可控脉冲发
随便看

 

霍普软件下载网电子书栏目提供海量电子书在线免费阅读及下载。

 

Copyright © 2002-2024 101bt.net All Rights Reserved
更新时间:2025/2/23 2:37:56