第1章 DIGILOGIC-2011实验箱
1.1 实验箱的性能特点
1.2 实验箱的技术指标
1.3 实验箱介绍
1.3.1 实验箱的组成
1.3.2 实验箱及电路板外观
1.3.3 实验箱的电路板标注
1.3.4 数码管电路模块说明
1.3.5 段式LED显示驱动板
1.3.6 FPGA扩展实验板设计
1.4 实验箱使用说明
第2章 基于实验箱的数字逻辑实验
2.1 基本门电路
2.1.1 实验目的
2.1.2 实验仪器及器件
2.1.3 实验原理
2.1.4 实验内容
2.1.5 实验报告要求
2.2 门电路综合实验
2.2.1 实验目的
2.2.2 实验仪器及器件
2.2.3 实验内容
2.3 组合逻辑电路
2.3.1 实验目的
2.3.2 实验仪器及器件
3.3.3 实验内容
2.3.4 实验报告要求
2.4 时序逻辑电路
2.4.1 实验目的
2.4.2 实验仪器及器件
2.4.3 实验内容
2.4.4 实验报告要求
第3章 数字逻辑综合实验
3.1 组合逻辑综合实验
3.1.1 实验目的
3.1.2 实验仪器及器件
3.1.3 实验内容
3.2 时序逻辑综合实验
3.2.1 实验目的
3.2.2 实验仪器及器件
3.2.3 实验内容
第4章 数字逻辑基础设计仿真及验证
4.1 基本门电路
4.1.1 实验目的
4.1.2 实验环境及仪器
4.1.3 实验内容
4.1.3 实验步骤
4.1.5 实验报告要求
4.2 组合逻辑电路
4.2.1 实验目的
4.2.2 实验环境及仪器
4.3.3 实验内容
4.2.4 实验步骤
4.2.5 实验报告要求
4.3 时序逻辑电路
4.3.1 实验目的
4.3.2 实验环境及仪器
4.3.3 实验内容
4.3.4 实验步骤
4.3.5 实验报告要求
第5章 数字逻辑综合设计仿真及验证
5.1 基于VerilogHDL的组合逻辑综合实验
5.1.1 实验目的
5.1.2 实验环境及仪器
5.1.3 实验内容
5.2 基于VerilogHDL的时序逻辑综合实验
5.2.1 实验目的
5.2.2 实验环境及仪器
5.2.3 实验内容
附录A ActeIA3P030芯片资料
附录B 基于ActeIA3P030的FPGA核心板引脚对应表
附录C FPGA扩展实验板设计说明
参考文献