网站首页  软件下载  游戏下载  翻译软件  电子书下载  电影下载  电视剧下载  教程攻略

请输入您要查询的图书:

 

书名 集成电路版图设计与Tanner EDA工具的使用(高职高专电子通信类专业十一五规划教材)
分类 教育考试-大中专教材-成人教育
作者 王颖
出版社 西安电子科技大学出版社
下载
简介
编辑推荐

本书结合Tanner版图设计软件的使用方法,介绍了与版图设计相关的微电子技术。Tanner集成电路设计软件是由Tanner Research公司开发的基于Windows平台的用于集成电路设计的工具软件。该软件功能十分强大,易学易用。特别是其基于Windows平台,有利于学生操作。

本书共8章,分为两大部分。书中首先介绍了CMOS技术的相关设计概念及CMOS器件与物理相关层的对应关系;然后重点介绍了Tanner工具的使用方法,包括版图设计、验证及电路图设计,以使学生能够掌握版图设计的过程及相关软件的使用,便于在工作后能很快熟悉相关的版图设计工作。

内容推荐

本书结合Tanner版图设计软件的使用方法,介绍了与版图设计相关的微电子技术。全书共8章,主要内容包括集成电路设计概论、CMOs电路设计基础、CMOS集成电路的物理结构、Tanner的L-Edit版图编辑器、设计规则检查和版图提取、使用L-Edit设计版图实例、Tanner的S-Edit电路图编辑器和电路图与版图一致性检查。

本书选材合理,文字叙述清楚,可作为高职高专电子、通信类相关专业的教材使用,也可供集成电路设计人员参考。

目录

第1章 集成电路设计概论

 1.1 集成电路发展概况

 1.2 集成电路的设计特点和方法

1.2.1 集成电路的设计特点

1.2.2 集成电路的设计方法

 1.3 集成电路设计流程简介

 1.4 EDA工具介绍

 习题

第2章 CMOS电路设计基础

 2.1 晶体管知识简介

 2.2 MOS晶体管开关

2.2.1 独立晶体管开关

2.2.2 复合晶体管开关

 2.3 基本的CMOS逻辑门

2.3.1 反相器

2.3.2 CMOS与非门

2.3.3 CMOS或非门

2.3.4 CMOS传输门

2.3.5 复合逻辑门

 2.4 逻辑设计相关基础知识简介

2.4.1 时钟信号

2.4.2 时延计算

 习题

第3章 CMOS集成电路的物理结构

 3.1 版图设计的概念和方法

3.1.1 版图设计的概念

3.1.2 版图设计的方法

 3.2 集成电路工艺简介

3.2.1 半导体知识简介

3.2.2 集成电路主要制造工艺简介

 3.3 CMOS制造工艺简介

 3.4 版图中的绘图层

3.4.1 N阱层

3.4.2 有源区层

3.4.3 N选择层和P选择层

3.4.4 多晶硅栅层

3.4.5 金属层

3.4.6 接触孔层和通孔层

3.4.7 文字标注层

3.4.8 焊盘层

 3.5 CMOS晶体管的版图

3.5.1 MOS晶体管的基本版图结构

3.5.2 多指结构的MOS晶体管版图设计

3.5.3 串联晶体管的版图设计

3.5.4 并联晶体管的版图设计

3.5.5 衬底连接和保护环

3.5.6 器件的失配问题

 3.6 版图的验证

3.6.1 设计规则检查

3.6.2 电学规则检查

3.6.3 版图寄生参数提取

3.6.4 电路图与版图一致性检查

 3.7 版图输出数据

3.7.1 GDS Ⅱ格式

3.7.2 CIF格式

3.7.3 EDIF格式

3.7.4 Oasis格式

 3.8 版图设计的通用准则

3.8.1 电源线的版图设计准则

3.8.2 信号线的版图设计准则

3.8.3 晶体管的版图设计准则

3.8.4 层次化版图设计准则

3.8.5 单元设计准则

 3.9 基本逻辑门的版图设计

3.9.1 CMOS反相器版图设计

3.9.2 缓冲器的版图设计

3.9.3 与非门的版图设计

3.9.4 或非门的版图设计

3.9.5 传输门的版图设计

3.9.6 复合逻辑门的版图设计

 习题

第4章 Tanner的L-Edit版图编辑器

 4.1 Tanner版图设计工具介绍

4.1.1 Tanner王具简介

4.1.2 L-Edit版图编辑器简介

 4.2 L-Edit版图编辑器的启动和界面介纤

4.2.1 启动L-Edit

4.2.2 用户界面介绍

 4.3 L-Edit的设置

4.3.1 设置文件

4.3.2 L-Edit应用参数的设置

4.3.3 L-Edit设计参数的设置

4.3.4 L-Edit绘图层的设置

 4.4 L-Edit中的文件

4.4.1 文件的创建

4.4.2 文件的打开、关闭及保存

4.4.3 文件的打印

4.4.4 文件的信息

4.4.5 列出绘图层上的对象类型

4.4.6 将文件信息传递到单元

 4.5 文件的输入和输出

4.5.1 文件的输入

4.5.2 文件的输出

 4.6 L-Edit中的单元

4.6.1 创建一个新单元

4.6.2 打开单元

4.6.3 恢复单元

4.6.4 对单元重命名

4.6.5 拷贝单元

4.6.6 删除单元

4.6.7 设计导航

4.6.8 同时对多个单元进行操作

4.6.9 交叉引用单元

4.6.10 单元信息

4.6.11 例化单元

 4.7 L-Edit中的绘图对象

4.7.1 绘图对象的类型及对应绘图工具

4.7.2 利用绘图工具进行绘图

4.7.3 利用绘图工具对绘图对象进行图形编辑

4.7.4 利用文本方式对绘图对象进行图形编辑

 4.8 L-Edit中的对象编辑

4.8.1 选择对象

4.8.2 取消对象选定

4.8.3 查找对象

4.8.4 组合对象或取消组合

4.8.5 移动对象

4.8.6 改变对象的方向

4.8.7 将对象从一个绘图层移动到另一个绘图层

4.8.8 复制对象

4.8.9 粘贴对象

4.8.10 删除对象

4.8.11 撤消和恢复操作

 4.9 版图的衍生绘图层

4.9.1 定义标准衍生绘图层

4.9.2 衍生绘图层的生成

4.9.3 删除衍生绘图层

 4.10 版图的视图窗口

4.10.1 显示控制

4.10.2 对象的显示和隐藏

4.10.3 绘图层的显示或隐藏

4.10.4 观察版图的层次

4.10.5 设计中例化单元的视图

4.10.6 缩放操作

4.10.7 视图面板操作

4.10.8 利用鼠标进行缩放和视图面板操作

4.10.9 关于缩放和视图面板操作的其他命令

 4.11 L-Edit中的横截面观察器

4.11.1 利用横截面观察器观察视图的操作方法

4.11.2 关于工艺定义文件

 习题

第5章 设计规则检查和版图提取

 5.1 设计规则检查

5.1.1 运行DRC

5.1.2 交互式DRC

 5.2 版图的提取

 习题

第6章 使用L-Edit设计版图实例

 6.1 使用版图编辑器画PMOS晶体管的版图

 6.2 使用版图编辑器画NMOS晶体管的版图

 6.3 使用版图编辑器画反相器的版图

 6.4 使用版图编辑器画并联晶体管的版图

 6.5 使用版图编辑器画串联晶体管的版图

 习题

第7章 Tannor的S-Edit电路图编辑器

 7.1 S-Edit电路图编辑器简介

7.1.1 启动S-Edit电路图编辑器

7.1.2 S-Edit界面介绍

7.1.3 设计的结构

7.1.4 显示模式

7.1.5 S-Edit的设置

 7.2 电路图的设计

7.2.1 S-Edit中的设计

7.2.2 S-Edit中的库

7.2.3 S-Edit中的单元和视图

 7.3 电路设计图的查看、绘制和编辑

7.3.1 设计窗口的平移和缩放

7.3.2 注释图形的绘制

7.3.3 对象的选择

7.3.4 对象的移动

7.3.5 对象绘图属性的更改

7.3.6 对象的删除

7.3.7 对象的复制和粘贴

7.3.8 Undo和Redo命令的使用

 7.4 电路图的连接关系

7.4.1 连线

7.4.2 端口

7.4.3 焊点

7.4.4 连接点

7.4.5 电路图的验证

 7.5 网表和仿真

7.5.1 输入网表

7.5.2 输出网表

 7.6 实例

 7.7 创建符号视图

 习题

第8章 电路图与版图一致性检查

 8.1 LVS比较器简介

8.1.1 启动INS比较器

8.1.2 输入和输出文件

8.1.3 用户界面

8.1.4 文本文件的编辑

 8.2 LVS的设置和运行

8.2.1  LVS的设置窗口

8.2.2 执行LVS验证

8.2.3 验证队列

8.2.4 用批处理文件运行 LVS

 习题

附录

 附录A L-Edit版图编辑器中文件类型与扩展名对照表

 附录B 设计导航界面符号解释

参考文献

随便看

 

霍普软件下载网电子书栏目提供海量电子书在线免费阅读及下载。

 

Copyright © 2002-2024 101bt.net All Rights Reserved
更新时间:2025/4/1 18:56:25